AMD представила новые сведения о грядущих процессорах, основанных на архитектуре Zen 6. Компания выпустила документ Performance Monitor Counters for AMD Family 1Ah Model 50h–57h Processors, который был замечен исследователем InstLatX64. Это, по сути, техническая документация для разработчиков, однако в ней можно также найти множество архитектурных нюансов Zen 6, включая серверные процессоры EPYC Venice.
Основной вывод заключается в том, что Zen 6 — это не просто эволюционный шаг от Zen 5, а совершенно новая архитектура с иным подходом. Если предыдущие поколения AMD развивались постепенно, то здесь компания сделала акцент на широкой архитектуре, ориентированной на максимальную пропускную способность и высокий уровень параллелизма.
Основные технические характеристики Zen 6 включают:
- 8-слотовую систему диспетчеризации;
- Технологию одновременного многопотока (SMT).
В этой конфигурации два аппаратных потока динамически конкурируют за общий пул слотов диспетчеризации. Это интересный момент: при одинаковых тактовых частотах однопоточная производительность Zen 6 не всегда будет превосходить результаты 9-слотовых (или более широких) процессоров Apple. Однако в определенных сценариях такая архитектура обещает впечатляющую общую производительность. Наличие выделенных счетчиков для неиспользуемых диспетчеризационных слотов, простоя бэкэнда и потерь при выборе потоков говорит о том, что AMD акцентирует внимание на широком выполнении команд и арбитраже SMT.
Особенное внимание уделяется векторным вычислениям и вычислениям с плавающей запятой. Zen 6 значительно расширяет возможности мониторинга FP- и SIMD-заданий, что указывает на акцент на «тяжелых» математических задачах. Согласно документации, процессоры поддерживают выполнение AVX-512 на полной ширине для таких форматов данных:
- FP64, FP32, FP16 и BF16;
- Операции FMA/MAC;
- Смешанное выполнение векторных операций FP-INT (включая VNNI, AES и SHA).
Интересно, что производительность 512-битных векторных блоков такова, что AMD вынуждена объединять счетчики производительности для корректного измерения выполнения. Это не гарантирует, что Zen 6 станет безусловным лидером по AVX-512, но наглядно демонстрирует, что ядро способно обрабатывать значительное количество векторных операций за такт — больше, чем предполагали старые методы измерения.
Ранее AMD уже подтверждала, что Zen 6 будут выпускаться с использованием 2-нм техпроцесса TSMC и что серверные конфигурации могут включать до 256 ядер. В сочетании с новой микроархитектурой это выглядит как первый проект AMD, разработанный с нуля специально для датацентров, а не адаптированный из клиентских решений. Также поступила информация о технических аспектах новых чипов.
На данный момент не ясно, какие из этих возможностей останутся в потребительских процессорах и как они будут работать в обычных ПК. Однако уже сейчас очевидно, что в Zen 6 основное внимание сосредоточено на масштабных вычислениях, серверных нагрузках и задачах, где важна не пиковая частота, а максимальная пропускная способность.
Источник: tomshardware
















